Lieferung von Xilinx Spartan6 FPGA
Bekanntmachung vergebener Aufträge
Ergebnisse des Vergabeverfahrens
Lieferauftrag
Abschnitt I: Öffentlicher Auftraggeber
Postanschrift: Max-Planck-Institut für Kernphysik
Ort: Heidelberg
NUTS-Code: DE125 Heidelberg, Stadtkreis
Postleitzahl: 69117
Land: Deutschland
E-Mail:
Telefon: +49 62215160
Fax: +49 6221516220
Internet-Adresse(n):
Hauptadresse: https://www.mpi-hd.mpg.de/
Abschnitt II: Gegenstand
Lieferung von Xilinx Spartan6 FPGA
Lieferung von Xilinx FPGAs für den Bau von SST
(„SSTCam“) und MST („FlashCam“) Kameras für das Cherenkov Telescope Array „CTA“
Heidelberg
Lieferung von Xilinx FPGAs für den Bau von SST
(„SSTCam“) und MST („FlashCam“) Kameras für das Cherenkov Telescope Array „CTA“
Abschnitt IV: Verfahren
- Die betreffenden Erzeugnisse werden gemäß den in der Richtlinie genannten Bedingungen ausschließlich für Forschungs-, Versuchs-, Untersuchungs- oder Entwicklungszwecke hergestellt
Kernelement der Trigger- und Ausleseelektronik der Kameras sind sogenannte FPGAs („field
programmable gate arrays“), welche u.a. eine sehr große Anzahl an ultra-schnellen programmierbaren
Gattern, Speicher-Blöcken und digitalen I/O Kanälen enthalten, welche durch den Nutzer über die
Firmware unter Verwendung einer speziellen Programmierspare (VHDL) frei verknüpft werden
können. Die FPGAs werden v.a. zur kontinuierlichen Auslese und Verarbeitung des digitalen
Datenstroms der ADCs verwendet, welcher z.B. im Falle von FlashCam aus 72 Gbit/sec pro Einheit mit
24 Kanälen besteht. Dieser Datenstrom wird in den FPGAs kontinuierlich prozessiert, z.B. zur Ableitung
einer Triggerentscheidung, und als Folge davon werden relevante Datensequenzen als „Kurzfilme“ in
Ausgangsspeichern für die asynchrone Auslese für den Server bereitgestellt.
Bei der Entwicklung von Auslesesystemen für diese Kameras, muss bereits sehr früh im
konzeptionellen Design-Prozess eine Entscheidung über die Architektur der Elektronik gefällt werden.
Die Entscheidung basiert u.a. auf Kriterien der Erfüllbarkeit der wissenschaftlichen Anforderungen,
der technischen Durchführbarkeit der Entwicklung und der Produktion, der Verfügbarkeit kompatibler
Clock und ADC Bausteine, sowie der Betrachtung der Wirtschaftlichkeit der Gesamtkonzeption.
Basierend auf solchen fundamentalen Design Entscheidungen, welche die Auswahl eines bestimmten
FPGA-Types als Kernelement beinhalten, wird dann die vollstände Elektronik, Firmware und Software
um einen solchen FPGA herum entwickelt. Aufgrund der Komplexität der Architekturen, kommt in der
Regel nur ein bestimmter FPGA Typ infrage, welche in dem vorliegenden Fall der XILINX Spartan6 in
der Ausführung mit > 500 I/O Kanälen für FlashCam und der XILINX Series 7 Artix für SSTCam sind.
Abschnitt V: Auftragsvergabe
Postanschrift: Im Technologiepark 2-8
Ort: Poing
NUTS-Code: DE218 Ebersberg
Postleitzahl: 85586
Land: Deutschland
Abschnitt VI: Weitere Angaben
Postanschrift: Maximilianstraße 39
Ort: München
Postleitzahl: 80538
Land: Deutschland
Ein Nachprüfungsantrag ist unzulässig, soweit mehr als 15 Kalendertage nach Eingang der Mitteilung des Auftraggebers, einer Rüge nicht abhelfen zu wollen, vergangen sind (§107 Abs. 3 Nr. 4 GWB).
Postanschrift: Maximilianstraße 39
Ort: München
Postleitzahl: 80538
Land: Deutschland